تنفيذ RTL لواجهة إيثرنت ذات زمن انتقال منخفض لأغراض مشروع HFT FPGA.
من أجل المساعدة في تحقيق زمن وصول أقل، سيتم تجريد جميع الميزات غير الضرورية لحالة الاستخدام الخاصة بنا. يجب أن يفترض المستخدمون الخارجيون أن هذا المشروع سيكون قابلاً لإعادة الاستخدام لحالة استخدام مختلفة أو أنه متوافق مع 802.3.
IP لكل من 10GBASE-R و4 حارات 40GBASE-R، راجع الوحدة الفرعية.
سمات :
الافتراضات :
سمات :
IPv4، لا يوجد دعم للتجزئة
خيارات الدعم، تجاهل البيانات هناك
يدعم فقط UDP، ويتجاهل جميع أنواع الحزم الأخرى
الافتراضات :
سمات :
IPv4
سيتم تجميع جميع البيانات في حزمة UDP
سيتم توجيه كافة الحزم إلى نفس الوجهة
لن يتم تطبيق أي ضغط عكسي على مزود بيانات UDP
الافتراضات :
تنفيذ RTL لوحدة TCP
أحادية المقبس.
سمات :
الافتراضات :
يقع خادم ITCH في عنوان تعيين واحد
لن يكون هناك سوى اتصال واحد على قيد الحياة في كل مرة
الميزات والافتراضات المشتركة بين جميع واجهات الإيثرنت.
سمات :
يتم تعريف IP بشكل ثابت
يتم تعريف بوابة MAC بشكل ثابت
الافتراضات :
لن يتغير عنوان الخادم البعيد أبدًا
يمكنني إرسال إقرار بشكل أسرع من تلقي حزم جديدة
لا يوجد تجزئة الحزمة
قيد التطوير:
مسار بيانات واسع PCS 10G 16b
مسار بيانات واسع PCS 40G 256b
مسار بيانات واسع MAC 10G 16b/32b/64b
IPv4 16ب
IPv4 64ب
يو دي بي 16 ب
UDP
برنامج التعاون الفني 16ب